欧美极品高清xxxxhd,国产日产欧美最新,无码AV国产东京热AV无码,国产精品人与动性XXX,国产传媒亚洲综合一区二区,四库影院永久国产精品,毛片免费免费高清视频,福利所导航夜趣136

 找回密碼
 立即注冊

QQ登錄

只需一步,快速開始

搜索
查看: 2970|回復: 0
打印 上一主題 下一主題
收起左側

FPGA芯片管腳解釋

[復制鏈接]
跳轉到指定樓層
樓主
ID:104287 發表于 2016-1-30 04:32 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
用戶I/O不用解釋了。
配置管腳:
MSEL[1:0] 用于選擇配置模式,比如AS、PS等。
DATA0 FPGA串行數據輸入,連接到配置器件的串行數據輸出管腳。
DCLK FPGA串行時鐘輸出,為配置器件提供串行時鐘。
nCSO(I/O)FPGA片選信號輸出,連接到配置器件的nCS管腳。
ASDO(I/O)FPGA串行數據輸出,連接到配置器件的ASDI管腳。
nCEO 下載鏈期間始能輸出。在一條下載鏈中,當第一個器件配置完成后,此信號將始能下一個器件開始進行配置。下載鏈上最后一個器件的nCEO懸空。
nCE 下載鏈器件始能輸入,連接到上一個器件的nCEO,下載鏈的最后一個器件nCE接地。
nCNFIG 用戶模式配置起始信號。
nSTATUS 配置狀態信號。
CONF_DONE 配置結束信號。
電源管腳:
VCCINT 內核電壓。130nm為1.5V,90nm為1.2V
VCCIO 端口電壓。一般為3.3V,還可以支持多種電壓,5V、1.8V、1.5V
VREF 參考電壓
GND 信號地
                          
時鐘管腳:
VCC_PLL PLL管腳電壓,直接連VCCIO
VCCA_PLL  PLL模擬電壓,截止通過濾波器接到VCCINT上
GNDA_PLL  PLL模擬地
GNDD_PLL  PLL數字地
CLK[n]  PLL時鐘輸入
PLL[n]_OUT  PLL時鐘輸出
特殊管腳:
VCCPD 用于尋則驅動
VCCSEL 用于控制配置管腳和PLL相關的輸入緩沖電壓
PROSEL 上電復位選項
NIOPULLUP 用于控制配置時所使用的用戶I/O的內部上拉電阻是否工作
TEMPDIODEN 用于關聯溫度敏感二極管

分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享淘帖 頂 踩
回復

使用道具 舉報

您需要登錄后才可以回帖 登錄 | 立即注冊

本版積分規則

小黑屋|51黑電子論壇 |51黑電子論壇6群 QQ 管理員QQ:125739409;技術交流QQ群281945664

Powered by 單片機教程網

快速回復 返回頂部 返回列表