欧美极品高清xxxxhd,国产日产欧美最新,无码AV国产东京热AV无码,国产精品人与动性XXX,国产传媒亚洲综合一区二区,四库影院永久国产精品,毛片免费免费高清视频,福利所导航夜趣136

 找回密碼
 立即注冊

QQ登錄

只需一步,快速開始

搜索
查看: 417|回復: 0
收起左側

PCIE項目中AXI4 IP核例化詳解

[復制鏈接]
ID:1093527 發表于 2023-9-14 13:54 | 顯示全部樓層 |閱讀模式
本工程實現PCIE的8通道速率2.2GBps通信,并驗證數據的正確性。

本工程里已經把PCIE部分做成一個封裝的模塊,對外提供的是fifo_wr(數據發送fifo)接口和fufi_rd(數據接收的fifo接口),用戶只要操作fifo接口,無需關心PCIE的內部驅動。為了便于讀者更加明白,可以深入了解PCIE,我們將會制作一個PCIE的連載系列。

今天,首先說一下自定義AXI4的IP核,至于AXI4和PCIE之間有什么聯系,敬請關注我們的連載系列文章。

在本篇文章中暫時先不講解AXI4協議,先來分享例化AXI4的自定義IP核詳細步驟。

一、 新建工程

為了節省篇幅,新建工程部分就不詳細講解,以下為我們新建好的工程:

二、 創建自定義IP

點擊"Tools"菜單下的"Create and Package New IP",如下圖所示:




按照指引,點擊"next":

選擇AXI4的IP核:

輸入IP核的名稱:


創建和使用AXI4的IP核

三、 生成BD文件

創建AXI4完畢之后系統會自動生成一個bd文件:

四、 修改IP


五、 修改需求

在修改IP核之后系統會自定的給我們打開另一個工程,我修改為我們自己的需求,打開的工程如下所示:


修改自己的邏輯,添加自己的邏輯端口

六、 封裝IP

七、 驗證IP

八、 編譯程

九、 調用自定義IP

以上就是我們自行定義IP和調用IP的全過程,對此操作有不懂的朋友可以在下方留言與我進行交流,當



回復

使用道具 舉報

您需要登錄后才可以回帖 登錄 | 立即注冊

本版積分規則

小黑屋|51黑電子論壇 |51黑電子論壇6群 QQ 管理員QQ:125739409;技術交流QQ群281945664

Powered by 單片機教程網

快速回復 返回頂部 返回列表