欧美极品高清xxxxhd,国产日产欧美最新,无码AV国产东京热AV无码,国产精品人与动性XXX,国产传媒亚洲综合一区二区,四库影院永久国产精品,毛片免费免费高清视频,福利所导航夜趣136

 找回密碼
 立即注冊

QQ登錄

只需一步,快速開始

搜索
查看: 1853|回復: 3
打印 上一主題 下一主題
收起左側

請問這種MCU作為從機的時序怎么理解怎么寫程序

[復制鏈接]
跳轉到指定樓層
樓主
MCU作為從機,檢測ADC的數據輸出。DCLK頻率8.192mhz。使用的是xilinx zynq030.

1635834367(1).jpg (45.33 KB, 下載次數: 59)

1635834367(1).jpg
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享淘帖 頂 踩
回復

使用道具 舉報

沙發
ID:624769 發表于 2021-11-2 18:17 | 只看該作者
從機的MCU  DCLK 最好可以邊沿檢測,這樣程序會簡單很多。

收到 DCLK 下降沿后 判斷 DRDY 電平是否為高,是的話,準備開始接收數據。
每收到一個下降沿,就讀取Dout一位數據。同時判斷一下 DRDY 的電平,如果是高電平,表示這是最后一位數據。
回復

使用道具 舉報

板凳
ID:883242 發表于 2021-11-2 19:34 | 只看該作者
不知道你怎么配置的,8MHz對于單片機來說太快了(除非自帶符號這種波形的SPI接口),既然你用了FPGA,變成16位或32位并行數據,讓單片機中斷接收更舒服一些。
回復

使用道具 舉報

地板
ID:716656 發表于 2021-11-2 20:36 | 只看該作者
Hephaestus 發表于 2021-11-2 19:34
不知道你怎么配置的,8MHz對于單片機來說太快了(除非自帶符號這種波形的SPI接口),既然你用了FPGA,變成1 ...

一共采集了20多路,沒法轉并了
回復

使用道具 舉報

您需要登錄后才可以回帖 登錄 | 立即注冊

本版積分規則

小黑屋|51黑電子論壇 |51黑電子論壇6群 QQ 管理員QQ:125739409;技術交流QQ群281945664

Powered by 單片機教程網

快速回復 返回頂部 返回列表