一、74LS138譯碼器介紹
74LS138是3-8譯碼器,一共有3個(gè)地址輸入端,即C、B、A(A為低位),3個(gè)選通輸入端G1、G2AN、G2BN,以及8個(gè)譯碼輸出端Y0N、Y1N、Y2N、…、Y7N。譯碼輸出為低電平有效。通過(guò)地址輸入端可以控制相應(yīng)的輸出端子為低電平有效,完成地址的譯碼輸出。
二、真值表和邏輯表達(dá)式構(gòu)建 邏輯定義:輸入端為B1、B0、A1、A0,分別代表第一個(gè)數(shù)的高位和低位,第二個(gè)數(shù)的高位和低位;輸出用Y3、Y2、Y1、Y0表示,分別連接對(duì)應(yīng)的LED燈,如果LED點(diǎn)亮(邏輯輸出1)則表示該處輸出位計(jì)算結(jié)果為1,否則為0,最后輸出Y3、Y2、Y1、Y0順序組合則代表最終計(jì)算結(jié)果。
以下是真值表和邏輯表達(dá)式:
a1.jpg (153.78 KB, 下載次數(shù): 248)
下載附件
2020-9-24 16:06 上傳
三、原理圖設(shè)計(jì)及實(shí)驗(yàn)仿真
包括:仿真波形截圖、仿真結(jié)果表(代替測(cè)試表格)
a2.png (84.91 KB, 下載次數(shù): 277)
下載附件
2020-9-24 16:06 上傳
a3.png (46.29 KB, 下載次數(shù): 300)
下載附件
2020-9-24 16:06 上傳
仿真結(jié)果表:
a4.png (27.19 KB, 下載次數(shù): 263)
下載附件
2020-9-24 16:06 上傳
四、總結(jié)用譯碼器設(shè)計(jì)組合邏輯電路的方法
使用編碼器設(shè)計(jì)電路有以下流程:
1) 分析題意,將要求轉(zhuǎn)化成邏輯實(shí)現(xiàn)功能,同時(shí)進(jìn)行邏輯定義
2) 根據(jù)功能實(shí)現(xiàn)列出真值表,根據(jù)真值表列寫(xiě)邏輯表達(dá)式
3) 根據(jù)表達(dá)式變量選擇合適的譯碼器,確定使用譯碼器的數(shù)量、型號(hào)等
4) 選好地址端和數(shù)據(jù)輸入端,結(jié)合簡(jiǎn)單邏輯門(mén)器件完成電路設(shè)計(jì)
5) 使用Quartus進(jìn)行初步的邏輯波形仿真,檢驗(yàn)仿真效果和功能
6) 對(duì)電路進(jìn)一步優(yōu)化,包括方案思路、電路元器件選擇、排線(xiàn)走線(xiàn)等等 7)對(duì)電路方案進(jìn)行評(píng)價(jià)
|