欧美极品高清xxxxhd,国产日产欧美最新,无码AV国产东京热AV无码,国产精品人与动性XXX,国产传媒亚洲综合一区二区,四库影院永久国产精品,毛片免费免费高清视频,福利所导航夜趣136

 找回密碼
 立即注冊

QQ登錄

只需一步,快速開始

搜索
查看: 2596|回復: 2
打印 上一主題 下一主題
收起左側

FPGA與PC串口自收發通信

[復制鏈接]
跳轉到指定樓層
樓主
ID:337586 發表于 2018-5-24 20:59 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
串口通信其實簡單實用,這里我就不多說(如果有朋友還對串口通信的協議不是很了解,建議到google輸入“串口通信協議”補補)。
我們的實驗要實現的功能如題,就是FPGA里實現從PC接收數據,然后把接收到的數據發回去。使用的是串口UART協議進行收發數據。上位機用的是串口調試助手。
FPGA設計中,FPGA端發送數據的波特率是可選的,有以下幾種:9600bps,19200bps,38400bps,57600bps,115200bps等,這部分在模塊speed_select里,可以根據需要進行設置。發送的數據幀格式為:1bit起始位(從高電平到低電平保持一個bit周期),8bit數據,1bit停止位,無校驗位。以下的代碼有比較詳細的注釋,經過下載驗證!此外可參考同目錄下的myuartverilog里的工程,打開編譯后下載到開發板即可觀看實驗效果。具體的實現過程有待大家慢慢消化verilog代碼。
(下載本工程代碼后,打開串口調試助手,設置好波特率和FPGA中的一致,無校驗位,8個數據位,1個停止位,然后在發送的字符/數據后的空白欄內輸入216進制數據,點擊手動發送即可看到上方的數據接收區內返回了剛才發送過來的數據)。

串口調試助手V2.1.rar

115.76 KB, 下載次數: 5, 下載積分: 黑幣 -5

實戰訓練7 FPGA與PC串口自收發通信.doc

25 KB, 下載次數: 9, 下載積分: 黑幣 -5

PL-2303HX.pdf

523.35 KB, 下載次數: 6, 下載積分: 黑幣 -5

分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享淘帖 頂 踩
回復

使用道具 舉報

沙發
ID:1 發表于 2018-5-25 01:33 | 只看該作者
麻煩樓主補一下工程源碼
回復

使用道具 舉報

板凳
ID:337586 發表于 2018-5-28 21:41 | 只看該作者

RE: FPGA與PC串口自收發通信

FPGA與PC串口自收發通信源碼

uartverilog.rar

397.47 KB, 下載次數: 9, 下載積分: 黑幣 -5

回復

使用道具 舉報

您需要登錄后才可以回帖 登錄 | 立即注冊

本版積分規則

小黑屋|51黑電子論壇 |51黑電子論壇6群 QQ 管理員QQ:125739409;技術交流QQ群281945664

Powered by 單片機教程網

快速回復 返回頂部 返回列表