|
|
第十單元 脈沖波形產(chǎn)生于變換
1. 施密特觸發(fā)器具有回差現(xiàn)象,又稱滯回特性;單穩(wěn)觸發(fā)器最重要的參數(shù)為R和C。
2. 常見的脈沖產(chǎn)生電路有:多諧振蕩器,常見的脈沖整形電路有:單穩(wěn)觸發(fā)器,施密特觸發(fā)器。
3. 為了實(shí)現(xiàn)高的頻率穩(wěn)定度,常采用多諧振蕩器;單穩(wěn)態(tài)觸發(fā)器受到外觸發(fā)時(shí)進(jìn)入暫穩(wěn)態(tài)。
4. 脈沖整形電路有單穩(wěn)態(tài)觸發(fā)器,施密特觸發(fā)器。
5. 多諧振蕩器可產(chǎn)生矩形脈沖。
6. 石英晶體多諧振蕩器的突出優(yōu)點(diǎn)是振蕩頻率穩(wěn)定。
7. (錯(cuò))施密特觸發(fā)器可用于將三角波變換成正弦波。
8. 施密特觸發(fā)器有兩個(gè)穩(wěn)態(tài)。
9. 多諧振蕩器的輸出信號的周期與阻容元件的參數(shù)成正比。
10. (錯(cuò))石英晶體多諧振蕩器的振蕩頻率與電路中的R、C成正比。
11. (錯(cuò))單穩(wěn)態(tài)觸發(fā)器的暫穩(wěn)態(tài)時(shí)間與輸入觸發(fā)脈沖寬度成正比。
12. 單穩(wěn)態(tài)觸發(fā)器的暫穩(wěn)態(tài)維持時(shí)間tw表示,與電路中R、C成正比。
13. (錯(cuò))采用不可重觸發(fā)單穩(wěn)態(tài)觸發(fā)器時(shí),若在觸發(fā)器進(jìn)入暫穩(wěn)態(tài)期間再次受到觸發(fā),輸出脈寬可在此前暫穩(wěn)態(tài)時(shí)間的基礎(chǔ)上再展寬tw。
14. 施密特觸發(fā)器的正向閾值電壓一定大于負(fù)向閾值電壓。
第八單元 計(jì)數(shù)器、寄存器及時(shí)序邏輯器件應(yīng)用
1. 寄存器按照功能不同可分為兩類:移位寄存器和數(shù)碼寄存器。
2. 由四位移位寄存器構(gòu)成的順序脈沖發(fā)生器可產(chǎn)生4個(gè)順序脈沖。
3. 74LVC161的清零端是低電平有效,是異步清零。
4. 74LVC161的置數(shù)端是低電平有效,是同步置數(shù)。
5. 兩片74LVC161構(gòu)成的計(jì)數(shù)器的最大膜是256。
6. 74HC194的四種工作模式分別為:保持,左移,右移,并行輸入。
7. 4位寄存器需要4個(gè)觸發(fā)器組成。
第七單元 時(shí)序邏輯電路分析、設(shè)計(jì)
1. 數(shù)字電路按照是否有記憶功能通常可分為兩類:組合邏輯電路、時(shí)序邏輯電路。
2. 時(shí)序邏輯電路按照其觸發(fā)器是否有統(tǒng)一的時(shí)鐘脈沖控制分為同步時(shí)序電路和異步時(shí)序電路。
3.
時(shí)序邏輯電路的設(shè)計(jì)步驟:
考難一點(diǎn)就是:
(1) 由給定的邏輯功能建立原始狀態(tài)圖和原始狀態(tài)表。
(2) 狀態(tài)化簡。
(3) 狀態(tài)分配。
(4) 選擇觸發(fā)器類型。
(5) 確定驅(qū)動(dòng)方程組和輸出房出租。
(6) 畫出邏輯圖,并檢查自啟動(dòng)能力。
考容易點(diǎn)的就是:
(1) 列出狀態(tài)表
(2) 確定驅(qū)動(dòng)方程組
(3) 畫出邏輯圖,并檢查自啟動(dòng)能力。
|
-
-
數(shù)電小炒.docx
2018-5-8 17:20 上傳
點(diǎn)擊文件名下載附件
下載積分: 黑幣 -5
16.57 KB, 下載次數(shù): 2, 下載積分: 黑幣 -5
|