標題: FPGA與PC串口自收發(fā)通信 [打印本頁]
作者: 皮皮的天 時間: 2018-5-24 20:59
標題: FPGA與PC串口自收發(fā)通信
串口通信其實簡單實用,這里我就不多說(如果有朋友還對串口通信的協(xié)議不是很了解,建議到google輸入“串口通信協(xié)議”補補)。
我們的實驗要實現(xiàn)的功能如題,就是FPGA里實現(xiàn)從PC接收數(shù)據(jù),然后把接收到的數(shù)據(jù)發(fā)回去。使用的是串口UART協(xié)議進行收發(fā)數(shù)據(jù)。上位機用的是串口調(diào)試助手。
在FPGA設(shè)計中,F(xiàn)PGA端發(fā)送數(shù)據(jù)的波特率是可選的,有以下幾種:9600bps,19200bps,38400bps,57600bps,115200bps等,這部分在模塊speed_select里,可以根據(jù)需要進行設(shè)置。發(fā)送的數(shù)據(jù)幀格式為:1bit起始位(從高電平到低電平保持一個bit周期),8bit數(shù)據(jù),1bit停止位,無校驗位。以下的代碼有比較詳細的注釋,經(jīng)過下載驗證!此外可參考同目錄下的myuartverilog里的工程,打開編譯后下載到開發(fā)板即可觀看實驗效果。具體的實現(xiàn)過程有待大家慢慢消化verilog代碼。
(下載本工程代碼后,打開串口調(diào)試助手,設(shè)置好波特率和FPGA中的一致,無校驗位,8個數(shù)據(jù)位,1個停止位,然后在發(fā)送的字符/數(shù)據(jù)后的空白欄內(nèi)輸入2位16進制數(shù)據(jù),點擊手動發(fā)送即可看到上方的數(shù)據(jù)接收區(qū)內(nèi)返回了剛才發(fā)送過來的數(shù)據(jù))。
-
-
串口調(diào)試助手V2.1.rar
2018-5-24 20:58 上傳
點擊文件名下載附件
下載積分: 黑幣 -5
115.76 KB, 下載次數(shù): 5, 下載積分: 黑幣 -5
-
-
實戰(zhàn)訓(xùn)練7 FPGA與PC串口自收發(fā)通信.doc
2018-5-24 20:58 上傳
點擊文件名下載附件
下載積分: 黑幣 -5
25 KB, 下載次數(shù): 9, 下載積分: 黑幣 -5
-
-
PL-2303HX.pdf
2018-5-24 20:58 上傳
點擊文件名下載附件
下載積分: 黑幣 -5
523.35 KB, 下載次數(shù): 6, 下載積分: 黑幣 -5
作者: admin 時間: 2018-5-25 01:33
麻煩樓主補一下工程源碼
作者: 皮皮的天 時間: 2018-5-28 21:41
標題: RE: FPGA與PC串口自收發(fā)通信
FPGA與PC串口自收發(fā)通信源碼
-
-
uartverilog.rar
2018-5-28 21:40 上傳
點擊文件名下載附件
下載積分: 黑幣 -5
397.47 KB, 下載次數(shù): 9, 下載積分: 黑幣 -5
| 歡迎光臨 (http://m.raoushi.com/bbs/) |
Powered by Discuz! X3.1 |